發(fā)布時(shí)間:2023-02-04 閱讀次數(shù):932次
晶振輸出波形可分為方波和正弦波;也可以分為單端輸出和差分輸出。在選擇合適的波形時(shí),凱擎小妹建議您結(jié)合波形特點(diǎn)和應(yīng)用領(lǐng)域,權(quán)衡利弊后再選擇。
CMOS輸出適合于較短走線(xiàn)長(zhǎng)度和較低頻率的時(shí)鐘源(低于200MHz)。低阻值串聯(lián)電阻可以有效的減少反射并保持可靠的信號(hào)。另外有高速HCMOS和低壓LVCMOS滿(mǎn)足您的特定需求。
>>>>ECL/PECL/LVPECL
ECL主要作為T(mén)TL的替代波形而引入的。ECL電路可以滿(mǎn)足非常高速的數(shù)據(jù)傳輸需求。缺點(diǎn)是需要高功耗才可以運(yùn)行,并且ECL在使用中需要使用負(fù)電源。PECL經(jīng)常用于高速領(lǐng)域內(nèi)的一個(gè)非常重要的邏輯電路,電路速度快,驅(qū)動(dòng)能力小,噪聲小,高頻。高功耗是PECL輸出的主要缺點(diǎn),且不同電平不能驅(qū)動(dòng)。如果使用低電壓3.3V/2.5V,則被稱(chēng)為L(zhǎng)VPECL,即Low Voltage PECL。
LVDS信號(hào)傳輸速度比CMOS快,但輸出功耗比LVPECL低,具有較小的電壓擺幅。通常用于高速數(shù)據(jù)傳輸?shù)膽?yīng)用,更高的數(shù)據(jù)速率。其噪聲低,傳輸距離遠(yuǎn)且準(zhǔn)確。
相較于LVPECL, HCSL的優(yōu)勢(shì)為高阻抗輸出和快速切換時(shí)間。開(kāi)關(guān)速度快,平均功耗介于LVDS和LVPECL之間,具有良好的相位噪聲性能。
因差分輸出有正向和反向輸出腳,僅有6和8腳的選擇。點(diǎn)擊了解更多:《有源晶振引腳定義和接法》。
每個(gè)牌子的晶振的命名都大不相同,型號(hào)中一般會(huì)體現(xiàn)品牌,類(lèi)別,尺寸,特性,波形等內(nèi)容。詳情:《KOAN晶振型號(hào)的含義》。
我想要7050尺寸,CMOS輸出的普通時(shí)鐘振蕩器。怎么在www.xingchejiluyi.cc官網(wǎng)上找到呢??詳情:《官網(wǎng)答疑: 怎么找到想選購(gòu)的時(shí)鐘振蕩器?》